AMD ne vend peut-être pas autant que ses rivaux Intel et Nvidia, mais il est indéniable que ces dernières années, la société est devenue beaucoup plus compétitive. Tout indique que les prochains mois seront encore plus intenses. Lors de l’événement Next Horizon de cette semaine, AMD a présenté les GPU Radeon Instinct MI60 et MI50, et a donné plus de détails sur les futurs processeurs Zen 2 de 7 nanomètres.
Continuez et je vous donnerai les détails dans les prochaines lignes.
Sommaire
AMD Radeon Instinct MI60 et MI50
Bien que ces noms soient attrayants pour les joueurs, les GPU Radeon Instinct MI60 et Radeon Instinct MI50 ont été développés en mettant l’accent sur les activités professionnelles telles que les applications de l’intelligence artificielle, la virtualisation et le rendu avancé.
Le modèle le plus sophistiqué est la Radeon Instinct MI60 GPU. La carte peut atteindre jusqu’à 14,7 téraflops (soit 14,7 trillions d’opérations en virgule flottante par seconde) en simple précision et 7,4 téraflops en double précision.
Les spécifications du MI60 comprennent : 64 unités de calcul, 4 096 processeurs de flux, plus 32 Go de mémoire HBM2 avec une bande passante de 1 024 Go/s (gigaoctets par seconde) et la prise en charge de la technologie ECC (technologie de correction d’erreur).
Bien qu’inférieur au MI60, le MI50 de l’AMD Radeon Instinct est également généreux en nombre. Il atteint 13,4 téraflops en simple précision et 6,7 téraflops en double précision.
Dans les spécifications du MI50, on trouve 60 unités de calcul, 3 840 processeurs de flux et 16 Go de mémoire HBM2, avec également une bande passante de 1 024 Go/s et ECC.
Les deux cartes sont basées sur le processus de fabrication de 7 nanomètres du TSMC et sur l’architecture améliorée d’AMD Vega avec des caractéristiques spécifiques pour les applications professionnelles mentionnées, en mettant l’accent sur le support natif de la virtualisation.
Parmi les autres caractéristiques communes, citons la prise en charge de la norme PCI Express 4.0 (transfert de données à un débit allant jusqu’à 64 Go/s, soit deux fois plus vite que la norme PCI Express 3.0) et la technologie AMD Infinity Fabric Link, qui regroupe jusqu’à quatre GPU et fournit une bande passante allant jusqu’à 200 Go/s pour la communication entre eux.
Les premières unités Radeon Instinct MI60 seront expédiées aux clients (en particulier les centres de données) d’ici la fin de l’année. Radeon Instinct MI50 sera lancé au cours du premier trimestre 2019.
L’architecture de processeur Zen 2 arrive
Les avancées apportées par l’architecture zen actuelle ont permis de briser l’ostracisme auquel AMD était confrontée dans le segment des processeurs. Mais l’entreprise doit aller plus loin pour ne pas être toujours à un pas derrière Intel. La nouvelle architecture Zen 2 aura précisément pour mission d’égaler, voire de dépasser la technologie rivale.
Pour cela, l’architecture Zen 2 apportera une série de changements. Il reste des détails à révéler, mais AMD a clarifié certains points importants dans Next Horizon.
Elle commence par l’adoption du processus de fabrication de 7 nanomètres de la TSMC, déjà mentionné. Cette technologie permettra de réduire la consommation d’énergie jusqu’à 50 % par rapport au processus de 14 nanomètres de l’architecture zen ou d’offrir des performances jusqu’à 25 % supérieures tout en maintenant la norme actuelle de dépense énergétique.
Une autre caractéristique importante est l’utilisation de la technologie des paquets de puces multiples (MCP). Ce type d’approche regroupe plusieurs matrices dans un seul encapsulage. Pour l’expliquer plus clairement, c’est comme si le processeur était formé de deux, quatre ou même plus de puces travaillant ensemble.
Le MCP n’est pas nouveau dans l’architecture zen. Les processeurs AMD Epyc, par exemple, sont constitués de quatre matrices, chacune ayant huit noyaux (soit 32 noyaux au total).
Dans l’architecture Zen 2, le MCP sera différent : les noyaux continueront à être répartis dans plusieurs matrices, mais il y aura une matrice spéciale de 14 nanomètres dédiée aux contrôleurs de mémoire et aux instructions d’entrée et de sortie (I/O). AMD s’attend à ce que, grâce à cela, le temps de latence dans l’accès à la mémoire diminue considérablement.
AMD a également souligné l’inclusion des opérations AVX2 256 bits. Les processeurs Zen supportent jusqu’à 128 bits, de sorte que les opérations AVX2 de 256 bits doivent être divisées en deux parties et traitées séquentiellement. Dans l’architecture Zen 2, l’exécution se fera en une seule fois, comme c’est déjà le cas avec les puces Intel actuelles.
64 processeurs Epyc Rome de base
Les premières puces basées sur Zen 2 seront les processeurs Epyc du nom de code Rome. Le prototype exposé lors de l’événement comportait huit matrices (également appelées chiplettes par AMD) de 7 nanomètres avec huit noyaux chacune (totalisant 64 noyaux), en plus de la matrice d’entrée/sortie de 14 nanomètres au centre.
Aucun processeur Zen 2 n’arrivera avant 2019, car l’architecture n’est pas encore terminée. Mais, comme pour dire qu’elle ne fuira pas le combat, AMD a tenté de mettre en garde : les architectures Zen 3 et Zen 4 sont également déjà en cours de développement.